【精品博文】关于zynq linux开发的一点收获

这两个月在专业方面落下了不少,下了班之后,基本都是玩。聊天、看视频什么,锻炼身体也不是很多。直到最近,一来是觉得自己有些不像话,有些事一拖再拖,二来是觉得玩得无聊,三是看到别人都那么努力,自己这样子实在不像样。所以又花些时间精力在zynq linux开发上,解决了一些困扰。

没有付出就没有回报啊,之前遇到一点小困难就知难而退,现在迎难而上才解决了问题。总的来说,还算蛮顺利的,做一个简单的总结吧。

对uboot和linux内核的理解又多了一些。从接触zynq linux开发,就一直被digilent为zedboard提供的出厂设计oob design限制着,好多学习都是基于当时提供的源码进行修改。但是,毕竟是n年前的东西了,一直用着老的很不爽,而且打印信息时不时就冒出来“zed”、“zedboard”。期间多次想花时间把这些打印信息全部更换掉,由于种种原因没有动手,一直拖到了现在…

截止到昨天,做了以下变更:

- 参照adi官网教程搭建了支持linux的vivado工程,版本为2015.2,2015.4应该也可以直接用,更新的版本未测试。

- 修改了uboot源码,将编译前配置指令改为make zynq_miz702_defconfig; 将串口终端打印提示符由“zynq>”改为“miz702>”

- 修改uboot设备树文件,将“zed”、“zedboard”等字眼替换掉

- 修改了linux内核源码和文件系统,将编译前配置指令改为make zynq_miz702_defconfig; 将串口终端打印提示符由“zynq>”改为“miz702>”

- 修改内核设备树文件,将“zed”、“zedboard”等字眼替换掉

- 使用了新的硬件平台和内核之后,之前调试成功的usb摄像头项目无法正常捕捉图像。分析并解决了该问题。

既然在新的平台上也能跑起来Ramdisk文件系统,下一步就要把之前做的GPIO demo移植过来了,然后再用Qt做个GUI操作GPIO驱动。

(0)

相关推荐

  • 基于Zynq平台的EtherCAT主站方案实现

    作者:陈秋苑 谢晓锋 陈海焕 广州虹科电子科技有限公司 摘 要:EtherCAT 是开放的实时以太网通讯协议,由德国倍福自动化有限公司研发.EtherCAT 具有高性能.低成本.容易使用等特点,目前在 ...

  • 一文搞懂Zynq的两种启动模式!烧脑好文

    来源:电子发烧友网 Zynq-7000AP SOC器件有效利用了片上CPU来帮忙配置,在没有外部JTAG的情况下,处理系统(PS)与可编程逻辑(PL)都必须依靠PS来完成芯片的初始化配置. ZYNQ的 ...

  • 学完Linux课程可就业方向有哪些?

    Linux作为免费开源的操作系统,受到很多人的关注和重视.那么学习Linux就业前景如何?Linux可以从事的工作岗位有很多,这五种最常见. 1.Linux服务器方向:主要与服务器打交道,涉及的工作岗 ...

  • 【精品博文】zynq开发板连上user小板后不能正常启动

    赢一个双肩背包 有多难? 戳一下试试看! →_→ 长摁识别 在zynq的开发项目上,我们使用了myir科技的z-turn开发板,然后插在我们的LB底板上. 有一段时间集中出现以下几种现象: 1.每当带 ...

  • 【精品博文】关于时序约束的一点总结

    SDRAM数据手册有如张时序要求图. 如何使SDRAM满足时序要求? 方法1:添加时序约束.由于Tpcb和时钟频率是固定的,我们可以添加时序约束,让FPGA增加寄存器延时.寄存器到管脚的延时,从而使上 ...

  • 【精品博文】低频LF-125K开发实例

    自2004年起,全球范围内掀起了一场无线射频识别技术(RFID)的热潮,包括沃尔玛.宝洁.波音公司在内的商业巨头无不积极推动RFID在制造.物流.零售.交通等行业的应用.RFID技术及其应用正处于迅速 ...

  • 【精品博文】基于ZC706,ZYNQ学习手记(1):zynq开发环境搭建

    接触ZYNQ系列的片子半年了,可是楼主实际上开始学习FPGA也就是八九个月前的事.在与实验室BOSS老白的第一次见面时,第一次从老白那听到了PCIE接口这个词,然后楼主就一脸懵逼的被接受了任务,并要求 ...

  • 【精品博文】Linux开发环境搭建

    版权声明: 本文由电子技术应用博主"cuter"发布.欢迎转载,但不得擅自更改博文内容,也不得用于任何盈利目的.转载时不得删除作者简介和作者单位简介.如有盗用而不说明出处引起的版权 ...

  • ZYNQ中裸机开发和Linux开发有什么区别?

    ZYNQ架构特征 从高层次的角度去看,Zynq架构包含PS和PL两部分以及之间的互连线.如图2.3所示.互联遵循AXI标准,AXI标准是Arm开发的片上通信技术标准. 将PS和PL集成到一起一方面能够 ...

  • 【精品博文】勇敢的芯伴你玩转Altera FPGA连载8:FPGA开发流程

    如图1.9所示.这个流程图是一个相对比较高等级的FPGA开发流程,从项目的提上议程开始,设计者需要进行FPGA功能的需求分析,然后进行模块的划分,比较复杂和庞大的设计,则会通过模块划分把工作交给一个团 ...

  • 【精品博文】linux make命令输出高亮

    最近调试代码,make 输出信息的时候 error .warning 等信息都是和普通信息一样白色打出来的,和普通信息一样很难区分.每次就要在茫茫多的输出信息中找那个小小的error 才看是哪一行出了 ...

  • 【精品博文】linux编程之 Core Dump

    一.Core Dump 定义 Core Dump 又叫核心转存.当程序在运行过程中发生异常,这时Linux系统可以把程序出错的内存内容存储在一个core文件中,这种过程叫 core Dump. Cor ...