在PCB设计中关于信号完整性的一点总结

电子汇 20篇原创内容公众号之前在设计板卡时,只是听过相关的概念,但是未真正去研究关于SI相关的知识。将之前看过的一些资料整理如下:

信号完整性分析与SI有关的因素:反射,串扰,辐射。反射是由于传输路径上的阻抗不匹配导致;串扰是由于线间距导致;辐射则与高速器件本身以及PCB设计有关。传输线判断先解释一下什么是高速电路:信号的最高频率成分是取决于有效频率,而不是周期频率。高速电路的定义是根据信号的有效频率来计算的,在现实世界中,任何信号都是由多个频率分量的正弦波叠加而成的。定义各正弦波分量的幅值为VN,则VN = 2 / (3.14 x N),可见各级谐波分量的幅值与频率成反比。现实信号,随着频率的升高,其各级谐波分量的幅值比理想方波中相同频率正弦波分量的幅值下降的更快,直到某级谐波分量。其幅值下降到理想方波中对应分量的70%(即功率下降到50%),定义该谐波分量的频率为信号的有效频率,其计算公式为:Fknee = 0.5 / Tr(10% ~ 90%),其中Tr(10% ~ 90%)为信号上升沿部分的10%~90%,一般在数据手册中都会给出相应的时间(如图中所示的t3)。

某手册输出信号上升时间利用判断高速信号的公式,所以对于高速和低速的区分,需要考虑信号频率和传输路径长度。判断步骤:1)获得信号的有效频率Fknee 和走线长度 L;2)利用Fknee 计算出信号的有效波长λknee,,即λknee = C /Fknee ;3)判断L与1/6 x λknee之间的关系,若L > 1/6 x λknee,则信号为高速信号,反之为 低速信号;其中λknee  = C / Fknee;其中C是比光速略低的速度,Fknee = 0.5 / Tr(10% ~ 90%),还需注意的是,若是对于百兆频率的信号,若是没有现成的板子,可以对有效频率Fknee进行估算, Fknee 约为 7倍的Fclock(信号的周期)。若L > 1/6 x λknee,则视为传输线,传输线必须考虑在传输过程中可能由于阻抗不匹配导致信号的反射问题。反射公式信号的反射ρ = (Z2 -Z1)/(Z2 +Z1)其中Z2 为反射点之后的线路阻抗;Z1为反射之前的线路阻抗。ρ 的可能存在值±1,0,当为0时全部吸收,当为±1时则发生反射。信号的反射由始端、传输路径、终端阻抗的不匹配导致。降低反射方法为了尽可能降低信号的反射,那么需要Z2 和Z1尽可能相近。有几种方法进行阻抗匹配:发送端串联匹配,接收端并联匹配,接收端分压匹配,接收端阻容并联匹配,接收端二极管并联匹配。

3)接收端分压匹配4)接收端阻容并联匹配优点:功耗较小;缺点:存在接收端高低电平不匹配情况,由于电容的存在,会使信号的边沿变化变缓。信号回路

信号回路主要包括两个路径,一个是驱动路径,一个是回路路径。在发送端、传输路径、接收端测得的信号电平,实质上是该信号在驱动路径和返回路径上对应位置的电压值,这两条路径都非常重要。要提供完整的回流路径,需要注意以下几点:1、信号换层时,最好不要改变参考层,若信号在换层时从信号层1换到信号层。参考层都是底层1,在这种情况下,返回路径无需换层,即信号的换层对其返回路径无影响。2、信号换层时,最好不改变参考层的网络属性。也就是信号1开始的参考层是电源层1/地层1,经过换层之后,信号1的参考层是电源层2/地层2,其参考层的网络属性未变,都是GND或电源属性,可利用附近的GND或者电源过孔实现反回路径的通路。这里在高速情况下,过孔的容抗和感抗也是不能忽略的,这种情况下,尽量减小过孔,减小过孔本身产生的阻抗变化影响,减小对信号回流路径的影响。3、信号换层时,最好在信号过孔附近增加一个与参考层同属性的过孔。4、若换层前后,两层参考层的网路属性不同,要求两参考层相距较近,减小层间阻抗和返回路径上的压降。5、当换层的信号较密集时,附近的地或者电源过孔之间应保持一定距离,换层信号很多时,需要多打几个对地或者对电源的过孔。串扰解决串扰的办法是,高速信号,时钟信号,其他数据信号等,间距满足3W原则。

分享电子相关的技术文章、新闻和交流会议润物细无声,每天进步一点点汇聚电子技术

(0)

相关推荐

  • 一文带你了解PCB设计中的常用基本概念

    一个优秀的工程师设计的产品一定是既满足设计需求又满足生产工艺的,某个方面有瑕疵都不能算是一次完美的产品设计.规范产品的电路设计,工艺设计,PCB设计的相关工艺参数,使得生产出来的实物产品满足可生产性. ...

  • 【精品博文】Allegro SI 高速信号完整性仿真连载之一(附详细流程)

    先来熟悉几个概念: 信号完整性是指信号在信号线上的质量.信号具有良好的信号完整性是指当在需要的时候,具有所必需达到的电压电平数值.差的信号完整性不是由某一因素导致的,而是由板级设计中多种因素共同引起的 ...

  • 高速PCB设计中隐藏的10个信号完整性问题

    编者注:传统的PCB互连设计是一个体力劳动,但是如果还只是简单的做体力劳动,可能会跟不上时代的步伐.本文是10个在PCB设计中常见的问题,肯定不止这么一些,本文抛砖引玉,仅供参考. 蒋修国   /文 ...

  • 高速PCB设计中,高速信号的处理方法及常规要求(一)

    2017-10-18 18:34 本期内容要点 在高速PCB设计中,我们需要掌握高速信号处理的方法和一些常规的要求,下面我们带大家了解一下这些注意事项. 一. 差分的设定: 差分对的建立有多种方式,这 ...

  • PCB设计中,一些特殊器件的布局要求,你都了解吗?

    PCB器件布局不是一件随心所欲的事,它有一定的规则需要大家遵守.除了通用要求外,一些特殊的器件也会有不同的布局要求. 压接器件的布局要求 1)弯/公.弯/母压接器件面的周围3mm不得有高于3mm的元器 ...

  • PCB设计中,一些特殊器件的布局要求

    PCB layout 最影响走线的是否顺利的一个重要因素就是器件的布局. 所以PCB器件布局是否合理,一个微小的位置变动可以就会给layout走线带来柳暗花明的效果.所以在前期PCB设计中, 器件的布 ...

  • PCB设计中焊盘的种类及设计标准

    SMT可制造性设计(全彩) 作者:贾忠中 著 高可靠性电子装备PCBA设计缺陷案例分析及可制造性设计 作者:陈正浩 在PCB设计中,焊盘是一个非常重要的概念,PCB工程师对它一定不陌生.不过,虽然熟悉 ...

  • PCB设计中焊盘的种类,你都见过几种?

    在PCB设计中,焊盘是一个非常重要的概念,PCB工程师对它一定不陌生.不过,虽然熟悉,很多工程师对焊盘的知识却是一知半解. 今天,电路菌带大家来了解下焊盘的种类,以及在PCB设计中焊盘的设计标准. 焊 ...

  • PCB设计中,跳线设置规范及技巧解析!

    在PCB设计中,有时候我们会遇到一些单面设计的板,也就是通常的单面板,在这类板中只可以单面布线,所以就不得不用到跳线,当然,在复杂类的板中,能够用跳线解决的问题都基本上不是问题. 咳咳,都给我听好了! ...

  • 高速PCB设计中的阻抗匹配

    阻抗匹配 阻抗匹配是指在能量传输时,要求负载阻抗要和传输线的特征阻抗相等,此时的传输不会产生反射,这表明所有能量都被负载吸收了.反之则在传输中有能量损失.在高速PCB设计中,阻抗的匹配与否关系到信号的 ...

  • 论共面阻抗对高频高速PCB设计中传输线的阻抗控制影响

    对传输线进行特性阻抗(Z)控制是RF及高速数字电路设计中的重要一环.良好的阻抗匹配能够显著减少高频高速信号的反射,从而避免出现信号完整性问题.在pcb设计的过程中,我们经常会遇到共面阻抗的情况.例如双 ...