数字集成电路的噪声容限

;;; 为保证数字集成电路信号的正确传输,SN74LV14APWR必须满足UOH≥U.H和UOL≤UIL。但在逻辑信号传送过程中,不可避免地会受到各种干扰,信号传送过程中的主要干扰如表4.2.2所列。
;;; 表4.2.2信号传送过程中的主要干扰;;;;;;;;;

;;; 逻辑信号在传送过程中会受各种干扰而发生畸变,为保证信号的正碲传输,除了尽量减少各种干扰因素以外,器件本身的噪声容限指标(抗干扰能力)也是十分重要的。
;;; 将表4.2.1中74LS系列的四电压参数表示在图4.2.31中,可以看到,当电路输出为逻辑“0”(低电平)时,输出电压最高为o.4 V。将此信号传送到另一个电路的输入端时,只要不超过0.8 V,输入端就能正确地接收。也就是说,允许信号在传送过程中受至咔干扰而产生的变化为0.4 V,这一变化范围称为低电平噪声容限,记为同理,从图中可以看出,高电平的噪声容限UH为0.7 V。
;;; 图4.2. 31噪声容限示意图;;;;;;;;;;

;;; 噪声容限是用来说明数字集成电路抗干扰能力大小的参数。噪声容限大,说明抗干扰能力强;噪声容限小,说明抗干扰能力弱。根据表4.2.1中的四电压参数可以得到各系列器件的噪声容限。从表中数据可以看到CMOS系列器件的噪声容限比TTL系列器件的要大得多,在干扰比较强的环境中应当选用CMOS系列器件以提高系统的稳定性。由于CMOS系列器件的工作电压可以达到15—18 V,因此使用高工作电压,电路的噪声容限也会提高。

(0)

相关推荐

  • 模电常见疑问

    模电常见疑问

  • B站大学开课了-《数字集成电路静态时序分析基础》

    STA课程在B站登陆啦!时序收敛是数字集成电路和FPGA都极为关注的指标.本课程以经典书籍<Static Timing Analysis for Nanometer Designs: A Pra ...

  • 基于数字集成电路流水灯的设计

    摘要:为了使造价低廉.清洁无污染的LED灯在电子产品装饰.显示屏电子广告.数码与字符显示.节能灯等领域得到广泛的应用,采用LED灯来作装饰已成为一种时尚.采用数字集成电路的控制方法,结合十进制计数器/ ...

  • 数字集成电路的四大性能检测技巧

    一.电压法判断数字集成电路好坏 1.如果数字集成电路的供电电压正常,焊接良好,而测得其电源引脚的电压值过低,则可判定该被测数字集成 电路已损坏. 2.如果测得数字集成电路电源电压引脚的电压值正常,但其 ...

  • 数字集成电路器件双列直插封装特点

    ;;; 中.小规模数字集成电路最常A198S10TDC用的是TFL电路和CMOS电路.TTL器件型号以74(或54)作前缀,称为74/54系列,如74LSOO.74F181.54S86等.中.小规模C ...

  • 数字集成电路简介

    数字集成电路产品的种类很多种.数字集成电路构成了各种逻辑电路,如各种门电路.编译码器.触发器.计数器.寄存器等.它们广泛地应用在生活中的方方面面,小至电子表,大至计算机,都是有数字集成电路构成的. 结 ...

  • 【精品博文】老莫填坑:数字集成电路与系统中的状态机的使用

    今天简单务虚的谈一谈数字集成电路与系统中状态机的使用. 状态机是用来干嘛的?如果你只是学了现在本科教学大纲里的那点内容,大概以为状态机就是做做什么序列检测器,检测一下一串序列里面有没有"11 ...

  • 【精品博文】老莫出题:数字集成电路与系统设计的寒假作业

    现在已经进入寒假阶段了,各位学生朋友们应该都已经回家或者在回家的路上了.也有少量的同学们还可能留在学校准备一些类似于"美国数学建模大赛"之类的竞赛事宜.总的来说放假是好事,辛苦了一 ...

  • 【精品博文】数字集成电路与系统设计MooC规划

    最近老发一些吐槽文,有点荒废业务,还是不太好.毕竟还是需要传道授业解惑,尽教师应尽的职责的.所以今天写一篇别的. 最近啊,这个MooC,也就是中文讲的"慕课"在全国范围内都很火,各 ...

  • 湖北跻身国家集成电路四大集聚区 湖北日报数字报

    湖北日报全媒记者 方琳 文俊 阅读提要 经过20余年发展,湖北已拥有集成电路芯片设计.芯片制造.封装材料等相关企业200多家.200G硅光收发芯片.高端三维闪存芯片.红外探测器芯片.2万瓦光纤激光器等 ...