CXL联盟发布CXL 2.0规范,增加了内存池的支持
Intel去年联合众厂商一起推出了针对数据中心,高性能计算,AI等领域的全新的互联协议Compute EXpress Link(CXL),并同时宣布与阿里巴巴、戴尔EMC、脸谱、谷歌、HPE、华为、微软联合共同成立CXL联盟,随后AMD和ARM也先后加入了进来。
Intel在去年成立CXL联盟的时候就发布了1.0版规范,并且随后又发布了改进后的1.1版规范,而现在,它们宣布发布CXL 2.0规范。
CXL 2.0规范主要增加了内存池的支持,以最大限度地提高内存利用率,并且提供了对持久性内存的标准化管理,允许与DDR同时运行,从而可以释放DDR用于其他用途。并且CXL 2.0规范也向后兼容CXL 1.1和CXL 1.0。
CXL是一种开放性的互联协议标准,这个协议拥有更高的带宽,能够让CPU与GPU、FPGA或其他加速器之间实现高速高效的互联,满足现今高性能异构计算的要求,并且提供更高的带宽及更好的内存一致性。
同时这项技术是建立在标准完善的PCI-E 5.0的物理和电气接口上,所以整体简化了服务器硬件的设计难度,降低了整套系统的成本。但相比PCI-E 5.0在I/O协议、内存协议及一致性三个高级协议做出了一些改进,针对异构计算做出了很多方面的努力。
赞 (0)